数字ASIC设计概要:DeCap Cell

风行水上 @ 2012-09-12 14:21:00
标签:

    在CMOS电路运行过程中,信号的不断变化可能会导致电源电压的不稳定。这可以视为稳定的直流电压(DC)上加了一个交流(AC)干扰电压。

    如果在电源的Power和Ground之间接入一个适当大小的capacitor,利用capacitor的通交流阻直流的特性,可以平缓电源电压的波动。这个电容被称为Decoupling Capacitor(解耦电容)。

    ASIC设计中用来实现这个目的的cell被称为Decap Cell。由于它自身没有逻辑功能,属于physical only cell的一种。

    Decap Cell的内部实现很显然就是一个连接Power和Ground的capacitor。

    Decap Cell通常放置在row的两端,或者hard macro的附近。

    下图是一个Decap Cell和Tap Cell的组合体,通常可以用作Endcap Cell。

    Decap Cell/Endcap Cell

    上方的绿色矩形是poly,和中间红色的M1组成所谓的Diffusion Capacitor(N Well Capacitor的一种实现)。这个capacitor的两端分别和Power和Ground相连。

    标签:

      分享到:
      comments powered by Disqus

      24/27ms